Iichee TANG HEX ZYNQ7020 Плата разработки FPGA Raspberry Pie Edition XILINX ZEDBOARD



  • 15 357.50₽

Доступные опции


Технические характеристики

Фирменное наименование:

cbhioarpd

Тип демонстрационной платы:

РУКА

Происхождение:

Материковый Китай


Описание

плата разработки ПЛИС lichee HEX ZYNQ7020 Raspberry Pie Edition XILINX ZEDBOARD

Введение продукта: Плата разработки Litchi sugar HEX предназначена для ПЛИС Xilinx серии Zynq XC7Z020. Это простая и понятная в использовании, дешевая и легко расширяемая плата разработки для пользователей Zynq FPGA и тех, кто изучает Zynq FPGA.

1.1 основной модуль

1) FPGA: Zynq XC7Z020

2) Флэш-память NAND: 2 ГБ

3) LPDDR3: 1 ГБ

4) Сетевой порт 100 М: x1

5) USB 2.0: x4

6) Слот для карт памяти TF: x1

2.1 Введение основных чипов: 2.1.1 Основной чип: XC7Z020-1CLG484

Семейство SoC Zynq®-7000 объединяет программируемость процессора ARM® с программируемостью аппаратного обеспечения FPGA не только для критического анализа и аппаратного ускорения, но и для высокопроизводительных функций CPU, DSP, ASSP и смешанных сигналов на одном устройстве.

Эта плата разработки использует специфические функции чипа:

Секция PS:

Cortex-A9, двухъядерный процессор 667 МГц,

L1: 32 КБ пространства для команд, 32 КБ пространства для данных на ядро, L2: 512 КБ, объем встроенной памяти 256 КБ.

Часть PL:

ПЛИС Artix-7, программируемый логический блок: 85 Кб,

LUTS: 53200, Блочная оперативная память: 4,9 Мб 2.1.2 Микросхема памяти: MT41K256M16TW-107

Емкость: 512 МБ; 32Meg x 16 x8 банков.

Микросхема флэш-памяти DDR3L SDRAM (1,35 В), совместимая с повышением на 1,5 В 2.1.3 NAND: MT29F2G08ABAEAWP

1) Стандарт интерфейса ONFI 1.0

2) Технология SLC

3) Структура:

Размер страницы x8

2112 байт (2048 + 64 байта)

Размер блока

64 страницы (128 Кб + 4K байт)

Размер плоскости

2 плоскости по 1024 блока на плоскость

Размер устройства

2 ГБ: 2048 блоков 2.1.4 ULPI-мост: USB3320C

USB3320 - это высокоинтегрированный полнофункциональный высокоскоростной приемопередатчик USB 2.0, основанный на интерфейсе Microchip ULPI.

2.1.5 USB-концентратор и сетевой адаптер 10/100: LAN9514-JZX

USB-концентратор:

1 x входящий USB2.0 PHY, 4 x выходящий USB2.0 PHY

Сетевая карта:

Встроенный MAC и PHY с поддержкой 10BASE-T и 100BASE-TX 3, плата разработки lychee sugar HAX использование: 3.1 Обычное применение

Способ 1. Запишите двоичный файл BIN на SD-карту.Включение загрузки;

Способ 2. Проект Vivado компилирует сгенерированный файл .out и загружает его через JTAG;

Для достижения эффекта:

Постоянно мигает светодиодный индикатор.Другой индикатор управляется кнопкой.

Процесс следующий:

1) Новый проект в ISE:

2) Создание экземпляра

3) Запуск SDK

window.adminAccountId=233212730;

Теги

плата разработки raspberry

Написать отзыв

       

Сопутствующие товары